后?E?級(jí)時(shí)代的新型高能效處理器體系結(jié)構(gòu)
研發(fā)階段/n擬突破傳統(tǒng)的控制流模式,開(kāi)展新型高能效處理器體系結(jié)構(gòu)的研究,主要研究 內(nèi)容包括:(1)新型的并行計(jì)算模型,擬研究支持控?cái)?shù)協(xié)同的新型并行計(jì)算模型, 為高能效處理器體系結(jié)構(gòu)提供理論指導(dǎo);(2)新型的高能效處理器體系結(jié)構(gòu),擬 研究新型計(jì)算模型指導(dǎo)下的控?cái)?shù)協(xié)同處理器體系結(jié)構(gòu),兼顧通用性和高能效;(3) 基于新器件的高能效體系結(jié)構(gòu),擬研究基于超導(dǎo)器件的高能效體系結(jié)構(gòu)設(shè)計(jì),以進(jìn) 一步提升處理器能效比;(4)高能效體系結(jié)構(gòu)和應(yīng)用的協(xié)同優(yōu)化,擬研究后E級(jí)計(jì) 算典型應(yīng)用和控?cái)?shù)協(xié)同體系結(jié)構(gòu)的協(xié)同優(yōu)化,驗(yàn)證新
中國(guó)科學(xué)院大學(xué)
2021-01-12