本發(fā)明公開(kāi)了一種基于憶阻器實(shí)質(zhì)蘊(yùn)涵操作的計(jì)算與存儲(chǔ)融合
的處理器及其操作方法;該處理器由多個(gè)計(jì)算與存儲(chǔ)融合單元
(Computing&、Memory-Unit,CMU)通過(guò)通信網(wǎng)絡(luò)相連接。本發(fā)明
中使用一種能記憶電阻的器件,即憶阻器。在設(shè)計(jì)電路時(shí),憶阻器的
阻變特性已參與完成相應(yīng)的計(jì)算,并將計(jì)算結(jié)果用憶阻器的阻態(tài)來(lái)保
存,省去了傳統(tǒng)計(jì)算機(jī)系統(tǒng)中將計(jì)算結(jié)果輸出到存儲(chǔ)器的步驟,實(shí)現(xiàn)
計(jì)算與存儲(chǔ)的融合。通過(guò)通信網(wǎng)絡(luò)
掃碼關(guān)注,查看更多科技成果